AMD战未来:AGESA1.2.0.2微码升级,大幅降低锐龙9000核心延迟
2024-09-26 来源:飞速影视
IT之家 9 月 18 日消息,众所周知,AMD 处理器采用了多 CCD 核心设计,但之前有用户发现最新的锐龙 9000 系列处理器出现了核心之间延迟骤增的情况,最高可达 200ns 左右(R9 5950X 和 7950X 一般在 80 到 85 ns 左右)。
有用户发现,AMD 最新的 AGESA 1.2.0.2 微码更新(官方描述仅“提高系统性能”)已经解决了这一问题,目前华硕已经率先为旗下 600 系列主板发布了测试版 BIOS 固件更新。
Anandtech 论坛用户 Det0x 使用 R9 9950X、ROG CROSSHAIR X670E Gene 平台进行了测试,对比 AGESA 1.2.0.1,锐龙 9000 系列更新固件后的跨 CCD 核心延迟从 180 纳秒降至 75 纳秒,降幅达 58%,而 CCD 内延迟保持 18-20 纳秒不变。
▲ AGESA 1.2.0.1a
本站仅为学习交流之用,所有视频和图片均来自互联网收集而来,版权归原创者所有,本网站只提供web页面服务,并不提供资源存储,也不参与录制、上传
若本站收录的节目无意侵犯了贵司版权,请发邮件(我们会在3个工作日内删除侵权内容,谢谢。)
www.fs94.org-飞速影视 粤ICP备74369512号